單片機復位電路的可靠性與抗干擾分析

時(shí)間:2022-07-03 01:48:21 電子技術(shù)/半導體/集成電路 我要投稿
  • 相關(guān)推薦

單片機復位電路的可靠性與抗干擾分析

  1復位電路的數學(xué)模型及可靠性分析

  1.1微分型復位電路

  微分型復位電路的等效電路如圖3所示。以高電平復位為例。建立如下方程:

  電源上電時(shí),可以認為Us為階躍信號,即。其中U0是由于下拉電阻R在CPU復位端引起的電壓值,一般為0.3V以下。但在實(shí)際應用中,Us不可能為理想的階躍信號。其主要原因有兩點(diǎn):(1)穩壓電源的輸出開(kāi)關(guān)特性;(2)設計人員在設計電路時(shí),為保證電源電壓穩定性,往往在電源的輸入端并聯(lián)一個(gè)大電容,從而導致了Us不可能為階躍信號特征。由于第一種情況與第二種情況在本質(zhì)上是一樣的,即對Us的上升斜率產(chǎn)生影響,從而影響了的URST的復位特性。為此假Us的上升斜率為k,從0V~Us需要T時(shí)間,即:

  當T<<τ時(shí),us上電時(shí)可等效為階躍信號。與前相同,當t>>τ時(shí),令A=T/τ,則:

  即此時(shí)的復位可靠性較前面的好。

  另一種情況就是設計人員將一些開(kāi)關(guān)性質(zhì)的功率器件,如大功率LED發(fā)不管與單片機系統共享一個(gè)穩壓電源,而單片機系統的復位端采用微分復位電路,由此也將造成復位的不正,F象。具體分析如圖4所示。

  將器件等效為電阻RL,其中開(kāi)關(guān)特性即RL很小或RL很大兩種工作狀態(tài)。而穩壓電源的基本工作原理是:ΔRL→ΔI→ΔU→-ΔI→-ΔU。從中可以看出,負載的變化必然引電流的變化。為了分析簡(jiǎn)單,假設R>RL,并且R>>R0.這樣,可以近似地鈄以上電路網(wǎng)絡(luò )看作兩個(gè)網(wǎng)絡(luò )的組合,并且網(wǎng)絡(luò )之間的負載效應可以忽略不計。

  第一個(gè)電路網(wǎng)絡(luò )等效為一個(gè)分壓電路。當RL從RLmin→Rlmax時(shí),使其變化為階躍性持,則U

  一個(gè)賦的階躍信號。

  UA(t)=[Rlmax/(Rlmax+R0)]Ut≥0

  UA(t)=[Rlmin/(Rlmin+R0)]Ut<0

  用此階躍信號作為第二個(gè)電路網(wǎng)絡(luò ),一階微分電路的輸入,則可得下式:

  (d/dt)UA(t)=(1/RC)URST(t)+(d/dt)URST(t)

  URST(0)=0

  解之得:

  從上式可以看出,由于負載的突變和穩壓電源的穩壓作用,將在復位端引入一個(gè)類(lèi)脈沖,從而導致CPU工作不正常。

  1.2積分型復位電路

  此電路的等效電路如圖5所示。仍以高電平復位為例,同樣可以建立如下方程:

  當系統上電時(shí),假設Us(t)=AU(t)為階躍函數,U0=0,則:

  當反相器正常工作后,Uc若仍能保持在VIL以下,則其輸出就可以為高電平;而且如果從反相器正常工作后開(kāi)始,經(jīng)過(guò)不小于復位脈沖寬度的時(shí)間TR后,Uc才能達到VIL以上,那么上電復位就能保證可靠。所以在實(shí)際應用中,設計人員常常將R、CF的值增大以提高時(shí)間常數,并且應用具有斯密特輸入的CMOS反相器以提高抗干擾性。然而此復位電路常常在二次電源開(kāi)關(guān)相對較短的時(shí)間間隔情況下出現異常。這主要是由于放電回路與充電回路相同,導致放電時(shí)間常數較大,從而導致UC電壓下降過(guò)度。為此有文獻[2]介紹如圖6所示的改進(jìn)電路。

  從圖6可以看出放電回路的時(shí)間常數一般遠遠小于充電時(shí)間常數。這時(shí),上面所提到的重復開(kāi)關(guān)電源而造成上電復位不可靠的現象就可以得到控制。然而,由于放電時(shí)間常數過(guò)短,降低了此復位電路在工作中對電源電壓波動(dòng)的不敏感性。例如,當電源電壓有波動(dòng)時(shí),此時(shí)由于放電過(guò)快,從而有可能造成Uc低于反相器的VIL電壓值,帶來(lái)不必要的復位脈沖。此現象在單片機工作于Sleep方式與Active方式切換,而電源輸出功率又相對較弱時(shí)可能出現。為此提出針對以上現象的改進(jìn)積分型復位電路(如圖7所示)。圖7中,R1<<R2,適當調整R1值的大小就可避免以上情況發(fā)生。

  1.3比較器型復位電路

  比較器型復位電路的基本原理如圖8所示。上電復位時(shí),由于組成了一個(gè)RC低通網(wǎng)絡(luò ),所以比較器的正相輸入端的電壓比負相端輸入電壓延遲一定時(shí)間。而比較器的負相端網(wǎng)絡(luò )的時(shí)間常數遠遠小于正相端RC網(wǎng)絡(luò )的時(shí)間常數,因此在正端電壓還沒(méi)有超過(guò)負端電壓時(shí),比較器輸出低電平,經(jīng)反相器后產(chǎn)生高電平。復位脈沖的寬度主要取決于正常電壓上升的速度。由于負端電壓放電回路時(shí)間常數較大,因此對電源電壓的波動(dòng)不敏感。但是容易產(chǎn)生以下二種不利現象:(1)電源二次開(kāi)關(guān)間隔太短時(shí),復位不可靠;(2)當電源電壓中有浪涌現象時(shí),可能在浪涌消失后不能產(chǎn)生復位脈沖。為此,將改進(jìn)比較器重定電路,如圖9所示。這個(gè)改進(jìn)電路可以消除第一種現象,并減少第二種現象的產(chǎn)生。為了徹底消除這二種現象,可以利用數字邏輯的方法與比較器配合,設計如圖10所示的比較器重定電路。此電路稍加改進(jìn)即可作為上電復位與看門(mén)狗復位電路共同復位的電路,大大提高了復位的可靠性。

  1.4看門(mén)狗型復位電路

  看門(mén)狗型復位電路主要利用CPU正常工作時(shí),定時(shí)復位計數器,使得計數器的值不超過(guò)某一值;當CPU不能正常工作時(shí),由于計數器不能被復位,因此其計數會(huì )超過(guò)某一值,從而產(chǎn)生復位脈沖,使得CPU恢復正常工作狀態(tài)。典型應用的Watchdog復位電路如圖11所示。此復位電路的可靠性主要取決于軟件設計,即將定時(shí)向復位電路發(fā)出脈沖的程序放在何處。一般設計,將此段程序放在定時(shí)器中斷服務(wù)子程序中。然而,有時(shí)這種設計仍然會(huì )引起程序走飛或工作不正常[3]。原因主要是:當程序“走飛”發(fā)生時(shí)定時(shí)器初始化以及開(kāi)中斷之后的話(huà),這種“走飛”情況就有可能不能由Watchdog復位

  電路校正回來(lái)。因為定時(shí)器中斷一真在產(chǎn)生,即使程序不正常,Watchdog也能被正常復位。為此提出定時(shí)器加預設的設計方法。即在初始化時(shí)壓入堆棧一個(gè)地址,在此地址內執行的是一條關(guān)中斷和一條死循環(huán)語(yǔ)句。在所有不被程序代碼占用的地址盡可能地用子程序返回指令RET代替。這樣,當程序走飛后,其進(jìn)入陷阱的可能性將大大增加。而一旦進(jìn)入陷阱,定時(shí)器停止工作并且關(guān)閉中斷,從而使Watchdog復位電路會(huì )產(chǎn)生一個(gè)復位脈沖將CPU復位。當然這種技術(shù)用于實(shí)時(shí)性較強的控制或處理軟件中有一定的困難。

  2專(zhuān)用復位芯片簡(jiǎn)介(MAX813L)

  目前,在市場(chǎng)上有許多流行的專(zhuān)用復位芯片,了解它們的工作原理對電路可靠性的分析及設計至關(guān)重要。以Maxim公司生產(chǎn)的MAX813L為例,解剖專(zhuān)用復位芯片的一般工作原理。對于其它芯片,可根據本文所提供的四種復位電路一一對其分析即可求得結論。

  MAX813L具有上電復位、Watchdog輸出、掉電電壓監視、手動(dòng)復位四大功能。具體原理框圖如圖12所示。本文局限于討論復位電路部分及看門(mén)狗定時(shí)器部分。從圖12中可以看出,WDI(WatchdogInput)主要是作為Watchdog計數器重定用的。在1.6秒內若CPU不觸發(fā)復位看門(mén)狗定時(shí)器,則WDO(WatchdogOutput)將輸出低電平。復位電路分為手工復位與上電復位。從原理圖12中可以看出,上電復位與本文圖10所提到的電路原理相同,即用比較器產(chǎn)生觸發(fā)信號觸發(fā)觸發(fā)器,以此產(chǎn)生復位信號。同時(shí),對時(shí)基產(chǎn)生的脈沖進(jìn)行定,當復位時(shí)間達140毫秒時(shí),Reset發(fā)生器產(chǎn)生一脈沖使復位信號無(wú)效。上電復位時(shí),只要電壓低于4.63V,復位信號Reset就有效;當電源電壓超過(guò)4.63V時(shí),Reset信號仍將繼續保持140毫秒左右,以保證CPU復位可靠后無(wú)效。手動(dòng)復位時(shí),MR(ManualReset)接地時(shí)間不小于150納秒,則可產(chǎn)生一個(gè)手動(dòng)復位過(guò)程。即在復位端產(chǎn)生140毫秒的有效復位信號(高電平有效)。若將WDO端與MR連接,則可組成上電復位及看門(mén)狗復位電路。

  3復位電路設計時(shí)的注意點(diǎn)

  本文所提到的各種復位電路中,微分復位電路簡(jiǎn)單,但易引入干擾沒(méi)有監控CPU運行的能力;積分復位電路簡(jiǎn)單可靠,但由于對電源電壓波動(dòng)不敏感,從而有可能出現CPU由于電源電壓的瞬間過(guò)低而造成工作不正常的情況;比較器復位電路電路較復雜,工作可靠;Watchdog復位電路電路較復雜,工作可靠并且具有監控CPU運行的能力。在使用中應根據電路板的空間、電源電壓特性、系統運行現場(chǎng)等情況,綜合考慮而定。般有以下幾條可供參考:

 。1)在使用微分型復位電路并且使用穩壓電源時(shí),應考慮在電容輸入端加入適當的電感以減少負載突變而引起的干擾復位脈沖的產(chǎn)生。在電路板空間有限的情況下可以選用此復位電路。

 。2)在使用積分型復位電路時(shí),一方面應著(zhù)重考慮上電復位時(shí)電源電壓的上升率,特別在電源電壓上升率較小時(shí),應考慮用較為復雜的比較型復位電路。另一方面應考慮電路是否有降壓舉措以降低功耗,若有則應考慮二極管的正向壓降對復位電路的影響。

 。3)在設計比較器型復位電路時(shí),應著(zhù)重考慮電源電壓的波動(dòng)性。當系統工作在惡劣環(huán)境下時(shí),外界干擾的竄入可能引起毛刺電壓,從而導致不正常的復位。為此有必要根據手刺電壓的峰峰值以及脈寬采取以下措施:(a)當毛剌電壓峰峰值沒(méi)有達到電源電壓的正常值與系統正常工作所需最低電壓值之差時(shí),可適當降低比較器的復位電壓下限;(b)當毛刺電壓峰峰值超過(guò)電源電壓的正常值與系統正常工作所需電壓之差時(shí),一方面應采取措施降低毛刺電壓,另一方面應采用較為復雜的比較器型上電復位電路(如圖10所示)。

 。4)在選用或自己設計Watchdog型復位電路時(shí),應注意輸入Watchdog的“喂狗”信號應該是沿信號,而不是電平信號,同時(shí)應考慮撤銷(xiāo)復位電壓的電源電壓值應大于系統最小正常電壓值。

  摘要:總結了目前使用比較廣泛的四種單片機復位電路,為微分型、積分型復位電路建立了數學(xué)模型,并比較了它們在使用中的可靠性,同時(shí)介紹了專(zhuān)用復位芯片。最后提出了設計復位電路應注意的問(wèn)題及提高抗干擾性的措施。


【單片機復位電路的可靠性與抗干擾分析】相關(guān)文章:

分析單片機方向和集成電路哪個(gè)就業(yè)前景更好?07-14

電路故障分析技巧07-03

如何保證分析數據的原始可靠性?07-10

電路圖分析的方法07-02

電路圖分析方法07-02

精選電路圖分析方法07-03

2017最新電路分析教案07-03

世運電路上市定位分析07-02

電路圖分析方法介紹07-03

機械制造工藝可靠性分析論文07-02

99久久精品免费看国产一区二区三区|baoyu135国产精品t|40分钟97精品国产最大网站|久久综合丝袜日本网|欧美videosdesexo肥婆