數字電子技術(shù)基礎試卷

時(shí)間:2022-06-30 21:43:49 電子技術(shù)/半導體/集成電路 我要投稿
  • 相關(guān)推薦

數字電子技術(shù)基礎試卷

  數字電子技術(shù)基礎大家經(jīng)過(guò)一個(gè)學(xué)期的學(xué)期是否已經(jīng)學(xué)會(huì )了呢?大家了解多少呢?下面是小編整理的數字電子技術(shù)基礎試卷,歡迎大家閱讀參考。

數字電子技術(shù)基礎試卷

  一、填空題:(每空1分,共16分)

  1.邏輯函數有四種表示方法,它們分別是()、()、()和()。

  2.將2004個(gè)“1”異或起來(lái)得到的結果是()。

  3.目前我們所學(xué)的雙極型集成電路和單極型集成電路的典型電路分別是()電路和()電路。

  4.施密特觸發(fā)器有()個(gè)穩定狀態(tài).,多諧振蕩器有()個(gè)穩定狀態(tài)。5.已知Intel2114是1K* 4位的RAM集成電路芯片,它有地址線(xiàn)()條,數據線(xiàn)()條。

  6.已知被轉換的信號的上限截止頻率為10kHz,則A/D轉換器的采樣頻率應高于()kHz;完成一次轉換所用的時(shí)間應小于()。

  7.GAL器件的全稱(chēng)是(),與PAL相比,它的輸出電路是通過(guò)編程設定其()的工作模式來(lái)實(shí)現的,而且由于采用了()的工藝結構,可以重復編程,使用更為方便靈活。

  二、根據要求作題:(共16分)

  1.試畫(huà)出用反相器和集電極開(kāi)路與非門(mén)實(shí)現邏輯函數

  2、圖1、2中電路由TTL門(mén)電路構成,圖3由CMOS門(mén)電路構成,試分別寫(xiě)出F1、F2、F3的表達式。

  三、已知電路及輸入波形如圖4(a)(b)所示,其中FF1是D鎖存器,FF2是維持-阻塞D觸發(fā)器,根據CP和D的輸入波形畫(huà)出Q1和Q2的輸出波形。設觸發(fā)器的初始狀態(tài)均為0。(8分)

  四、分析圖5所示電路,寫(xiě)出Z1、Z2的邏輯表達式,列出真值表,說(shuō)明電路的邏輯功能。(10分)

  五、設計一位8421BCD碼的判奇電路,當輸入碼為奇數時(shí),輸出為1,否則為0。要求使用兩種方法實(shí)現:

 。1)用最簡(jiǎn)與非門(mén)實(shí)現,畫(huà)出邏輯電路圖;

 。2)用一片8選1數據選擇器74LS151加若干門(mén)電路實(shí)現,畫(huà)出電路圖。(20分)

  六、電路如圖7所示,其中RA=RB=10kΩ,C=0.1μf,試問(wèn):

  1.在Uk為高電平期間,由555定時(shí)器構成的是什么電路,其輸出U0的頻率f0=?

  2.分析由JK觸發(fā)器FF1、FF2、FF3構成的計數器電路,要求:寫(xiě)出驅動(dòng)方程和狀態(tài)方程,畫(huà)出完整的狀態(tài)轉換圖;

  2.設Q3、Q2、Q1的初態(tài)為000,Uk所加正脈沖的寬度為T(mén)w=5/f0,脈沖過(guò)后Q3、Q2、Q1將保持在哪個(gè)狀態(tài)?(共15分)

  七、集成4位二進(jìn)制加法計數器74161的連接圖如圖8所示,LD是預置控制端;D0、D1、D2、D3是預置數據輸入端;Q3、Q2、Q1、Q0是觸發(fā)器的輸出端,Q0是最低位,Q3是最高位;LD為低電平時(shí)電路開(kāi)始置數,LD為高電平時(shí)電路計數。試分析電路的功能。要求:

 。1)列出狀態(tài)轉換表;

 。2)檢驗自啟動(dòng)能力;

 。3)說(shuō)明計數模值。(15分)

【數字電子技術(shù)基礎試卷】相關(guān)文章:

數字電子技術(shù)基礎07-02

電子技術(shù)基礎試卷07-02

數字電子技術(shù)基礎教案11-08

電工電子技術(shù)基礎試卷07-02

電子技術(shù)基礎模擬試卷07-02

大學(xué)電子技術(shù)基礎試卷07-01

數字電子技術(shù)基礎實(shí)驗總結07-01

數字電子技術(shù)基礎教程07-01

閻石數字電子技術(shù)基礎07-02

電子技術(shù)基礎期末試卷07-02

99久久精品免费看国产一区二区三区|baoyu135国产精品t|40分钟97精品国产最大网站|久久综合丝袜日本网|欧美videosdesexo肥婆