- 集成電路崗位職責 推薦度:
- 集成電路崗位職責 推薦度:
- 集成電路崗位職責 推薦度:
- 相關(guān)推薦
(通用)集成電路崗位職責14篇
在不斷進(jìn)步的時(shí)代,接觸到崗位職責的地方越來(lái)越多,崗位職責主要強調的是在工作范圍內所應盡的責任。我們該怎么制定崗位職責呢?以下是小編整理的集成電路崗位職責,希望對大家有所幫助。
集成電路崗位職責1
崗位職責:
1、 負責根據designer提供的schematic創(chuàng )建模擬與混合信號ic晶體管級版圖設計;
2、 通過(guò)drc和lvs對版圖進(jìn)行驗證和優(yōu)化;
3、 與designer精密合作與溝通,對版圖的'結構和布局有準確性地理解。
任職要求:
1、 微電子等相關(guān)專(zhuān)業(yè),本科學(xué)歷;
2、 熟練掌握版圖設計工具cadence virtuoso/laker設計流程,及版圖驗證drc和lvs工作使用流程;
3、 能夠讀懂foundry提供的design rule等文件;
4、 有cmos圖像傳感器設計版圖,了解ic工藝制作流程者優(yōu)先考慮;
5、 態(tài)度積極主動(dòng),有團隊合作精神。
集成電路崗位職責2
職責描述:
1. 負責產(chǎn)品架構設計
2. 按照產(chǎn)品定義完成ip設計及系統設計
3. 配合fpga進(jìn)行系統調試
4. 參與數字電路的.仿真驗證
5. 參與芯片的數字流程
6. 編寫(xiě)ip及產(chǎn)品文檔
任職要求:
1. 電子工程,計算機或微電子等專(zhuān)業(yè),本科以上學(xué)歷
2. 在數字設計領(lǐng)域有5年以上工作經(jīng)驗
3. 熟悉verilog hdl語(yǔ)言,熟悉arm,amba總線(xiàn)及常用ip的原理
4. 熟悉常用的eda工具
5. 具有arm soc芯片或者mcu項目經(jīng)驗
6. 具有芯片成功流片經(jīng)驗
7. 具有團隊精神,責任感,積極主動(dòng),溝通能力強
集成電路崗位職責3
崗位職責:
1、基于cmos工藝的射頻收發(fā)芯片的電路和系統設計,制定各模塊性能指標和實(shí)現方案;
2、獨立進(jìn)行射頻電路模塊的設計,其中包括電路結構的'確立、行為級和電路級的仿真、電路的實(shí)現和芯片的測試,并指導系統級射頻應用。
3、根據規范設計射頻集成電路諸如lna、 mixer、pll、 vco, filter, vga,ad da和pa等。
4、根據系統要求將各個(gè)功能模塊集成為soc系統。
5、根據電路要求指導版圖工程師進(jìn)行版圖設計。
6、根據設計結果完成設計文檔和測試計劃。
7、芯片功能模塊和系統測試、性能評估和問(wèn)題分析。
任職要求:
1、微電子學(xué),半導體或相關(guān)專(zhuān)業(yè)碩士及以上學(xué)歷。
2、有lna、 mixer、pll、vco、pa, filter,vga, ad,da等模塊的設計經(jīng)驗優(yōu)先。
3、熟練掌握電路原理基礎知識,了解反饋理論及其應用。
4、能正確分析諸如運放,功放,混頻器等集成單元電路。
5、熟練使用cadence集成電路設計環(huán)境。
6、會(huì )用電路仿真軟件建立正確的仿真測試平臺并正確分析電路仿真結果。
7、良好的團隊合作精神,工作敬業(yè)負責。
集成電路崗位職責4
崗位描述:
1、產(chǎn)品的電路設計、調試和優(yōu)化;
2、對電路系統的性能測試,驗證可靠性;
3、電路元器件的'選型認證,編寫(xiě)設計文檔。
4、為客戶(hù)提供技術(shù)培訓,并解決客戶(hù)遇到的技術(shù)問(wèn)題;
5、通過(guò)和客戶(hù)溝通,推薦公司的合適產(chǎn)品并尋找新的應用項目;
6、幫助用戶(hù)完成基于我公司代理產(chǎn)品的規劃和調試;
7、對公司內部員工進(jìn)行技術(shù)培訓。
任職資格:
1、電子電氣及相關(guān)專(zhuān)業(yè)畢業(yè),專(zhuān)科及以上學(xué)歷;英語(yǔ)良好;
2、2年以上相關(guān)工作經(jīng)歷;
3、具備電氣、電子原材料的知識;熟練使用protel,cadense等軟件;精通各種電路。能熟練使用示波器等常用的儀器儀表,熟悉電氣標準;
4、有較強的責任心,良好團隊協(xié)作能力、溝通能力、善于學(xué)習。
集成電路崗位職責5
職責描述:
1、負責算法到rtl的代碼實(shí)現;
2、負責rtl代碼在fpga平臺的初步驗證;
任職要求:
1、微電子與固體電子學(xué)專(zhuān)業(yè)、計算機相關(guān)專(zhuān)業(yè),本科以上學(xué)歷;
2、1年以上使用verilog語(yǔ)言進(jìn)行電路設計經(jīng)驗,掌握vcs, design compiler, prime time等eda工具;
3、熟悉asic設計開(kāi)發(fā)流程,具有功能驗證,時(shí)序分析的'相關(guān)經(jīng)驗;
4、熟悉altera/xilinx fpga及其設計開(kāi)發(fā)工具,能夠對數字代碼進(jìn)行fpga的驗證;
5、加分項:熟悉pcie接口協(xié)議,ecc算法。
集成電路崗位職責6
崗位職責
1.負責數字電路的規格定義、rtl代碼編寫(xiě)、驗證、綜合、時(shí)序分析、可測性設計;
2.負責進(jìn)行電路設計、仿真以及總體布局和修改;
3.制作ic芯片功能說(shuō)明書(shū);
4.負責芯片的'開(kāi)發(fā)和設計工作;
5.負責與版圖工程師協(xié)作完成版圖設計,提供技術(shù)支持;
6.及時(shí)編寫(xiě)各種設計文檔和標準化資料,實(shí)現資源、經(jīng)驗共享。
崗位要求
1.有扎實(shí)的電路基礎知識,有一定的集成電路工藝基礎,有較強的電路分析能力;
2.熟悉eda的電路設計、版圖設計及模擬工具;
3.熟悉模擬集成電路設計流程和設計方法;
4.熟悉模擬集成電路基本構造模塊如adc/dac,pll,bandgap,op-amp,comparator,buffer等;
5.能夠設計相應的集成電路;
6.具有團隊合作能力,解決問(wèn)題能力強。
發(fā)展方向
可向以下方向發(fā)展:
1.技術(shù)經(jīng)理
2.電子技術(shù)研發(fā)工程師
3.it項目經(jīng)理
集成電路崗位職責7
模擬集成電路設計工程師 南京華訊方舟通信設備有限公司 南京華訊方舟通信設備有限公司,南京華訊,南京華訊方舟,南京華訊
1、根據設計指標設計bg、ldo、opa、comparator等基本電路;
2、根據系統要求參與設計pll、adc、dac、filter、vga等系統;
3、根據電路要求配合版圖工程師完成相應版圖的設計;
4、根據電路設計結果完成設計文檔的編寫(xiě)以及制定相應的.測試計劃;
5、配合測試工程師完成相應模塊的測試,并根據測試數據進(jìn)行性能評估以及問(wèn)題分析;
職位要求:
1、本科以上微電子、電子工程、電子信息等專(zhuān)業(yè);
2、具備兩年以上模擬集成電路設計經(jīng)驗;
3、對運放、比較器、帶隙基準等基本模塊的原理有比較深刻的認識;
4、有pll/adc/dac/filter/ldo等模塊設計經(jīng)驗優(yōu)先;
5、熟悉使用cadence virtuoso集成電路設計平臺;
6、良好的團隊合作精神,工作敬業(yè)負責。
集成電路崗位職責8
職責描述:
1. 參與產(chǎn)品架構設計
2. 按照產(chǎn)品定義完成ip設計及系統設計
3. 配合fpga進(jìn)行系統調試
4. 參與數字電路的仿真驗證
5. 參與芯片的數字流程
6. 編寫(xiě)ip及產(chǎn)品文檔
任職要求:
1. 電子工程,計算機或微電子等專(zhuān)業(yè),本科以上學(xué)歷
2. 在數字設計領(lǐng)域有2年以上工作經(jīng)驗
3. 熟悉verilog hdl語(yǔ)言,熟悉arm,amba總線(xiàn)及常用ip的'原理
4. 熟悉常用的eda工具,理解芯片時(shí)序以及測試概念
5. 具有arm或者mcu項目經(jīng)驗者優(yōu)先
6. 具有團隊精神,責任感,積極主動(dòng),溝通能力強
集成電路崗位職責9
數字集成電路后端設計
工作職責:微處理器,存儲器控制,和芯片外設接口等后端設計,40-180nm工藝。
要求:
1、熟悉數字電路后端設計全流程,包含pr,cts,sta,power analysis 等。
2、5年以上后端設計經(jīng)驗
工作職責:微處理器,存儲器控制,和芯片外設接口等后端設計,40-180nm工藝。
要求:
1、熟悉數字電路后端設計全流程,包含pr,cts,sta,power analysis 等。
2、5年以上后端設計經(jīng)驗
集成電路崗位職責10
職責描述:
1、與芯片設計工程師溝通,撰寫(xiě)完整的ip驗證和芯片級驗證的'測試計劃。
2、負責芯片測試環(huán)境搭建。
3、使用system verilog搭建uvm驗證環(huán)境。能進(jìn)行隨機性測試和回歸測試。
4、參與fpga系統驗證。
任職要求:
1、電子工程,計算機或微電子等專(zhuān)業(yè),本科以上學(xué)歷。
2、在數字設計驗證領(lǐng)域有2年以上工作經(jīng)驗。
3、熟悉ip模塊以及芯片級測試計劃的撰寫(xiě)。
4、熟悉verilog/c/c++。
5、熟悉uvm驗證方法學(xué),熟悉使用system verilog。
6、具有芯片流片經(jīng)驗者優(yōu)先。
7、有低功耗驗證者優(yōu)先。
8、具有團隊精神,責任感,積極主動(dòng),溝通能力強。
集成電路崗位職責11
崗位職責
1)根據fpga芯片中各功能模塊如serdes等要求,書(shū)寫(xiě)驗證方案,制定驗證計劃。
2)維護和搭建驗證環(huán)境,執行/調試/分析回歸驗證和覆蓋率收集,以及開(kāi)發(fā)腳本提升驗證效率。
崗位要求:
1)大學(xué)本科及以上學(xué)歷,電子工程、通信、微電子或相關(guān)專(zhuān)業(yè)。
2)熟練使用verilog,systemverilog,熟悉uvm仿真環(huán)境以及面向對象的設計方法。
3)熟悉數字集成電路前端后端仿真驗證。
4)熟悉腳本語(yǔ)言的使用,如perl,python,shell,makefile等
5)優(yōu)先考慮具有serdes協(xié)議驗證經(jīng)驗。
集成電路崗位職責12
職位信息
1、完成模擬電路設計、仿真和驗證及相應文檔撰寫(xiě)等工作。
2、協(xié)助完成相關(guān)電路的實(shí)驗室測試等工作
職位要求
1、熟練掌握混合信號芯片設計流程,掌握基本的模擬電路知識,熟悉器件模型,器件參數及相關(guān)仿真工具;
2、具有至少兩年模擬集成電路線(xiàn)路設計經(jīng)驗,有相關(guān)帶隙基準,ldo,運放等設計經(jīng)驗者優(yōu)先;
3、具有良好的動(dòng)手能力和溝通能力。 職位信息
1、完成模擬電路設計、仿真和驗證及相應文檔撰寫(xiě)等工作。
2、協(xié)助完成相關(guān)電路的實(shí)驗室測試等工作
職位要求
1、熟練掌握混合信號芯片設計流程,掌握基本的`模擬電路知識,熟悉器件模型,器件參數及相關(guān)仿真工具;
2、具有至少兩年模擬集成電路線(xiàn)路設計經(jīng)驗,有相關(guān)帶隙基準,ldo,運放等設計經(jīng)驗者優(yōu)先;
3、具有良好的動(dòng)手能力和溝通能力。
集成電路崗位職責13
職責描述:
1、參與數字集成電路模塊設計和驗證工作;
2、根據模塊規格要求,完成數字電路模塊詳細設計;負責所設計模塊基本功能驗證;
3、負責前端設計工作,包括電路綜合、時(shí)序檢查、形式驗證等;
4、對模塊集成、驗證、測試和調試提供技術(shù)支持。
任職要求:
1、微電子專(zhuān)業(yè)本科以上學(xué)歷,有成功的數字集成電路設計開(kāi)發(fā)經(jīng)歷優(yōu)先;
2、理解數字集成電路的設計驗證技術(shù)和流程;
3、掌握數字信號處理基本原理及數字實(shí)現方法,包括數字濾波器,采樣變換,調制編碼等;
4、熟練使用linux/unix操作系統,熟悉vhdl/verilog等工具語(yǔ)言;
5、熟悉數字ic設計流程,熟練掌握synopsys或cadence eda工具;
6、通信協(xié)議和標準有一定的了解優(yōu)先;
7、有數字驗證,dft或數字后端設計經(jīng)驗的.優(yōu)先;
8、良好的團隊合作精神及技術(shù)學(xué)習能力。具備較強動(dòng)手能力。
集成電路崗位職責14
崗位描述:
能獨立進(jìn)行數字ip的設計開(kāi)發(fā)工作,按開(kāi)發(fā)流程進(jìn)行模塊開(kāi)發(fā)并按要求輸出:概要設計,詳細設計,代碼等工作產(chǎn)物。解決開(kāi)發(fā)過(guò)程出現的相關(guān)問(wèn)題,并能夠對算法實(shí)現進(jìn)行優(yōu)化。
崗位職責:
1、參與模塊前端設計工作,包括ip集成、模塊設計、子系統仿真;
2、負責模塊的優(yōu)化,參與制定ip規格,編寫(xiě)相關(guān)文檔;
3、負責將開(kāi)發(fā)工作產(chǎn)物(設計文檔、代碼等文件)上傳git服務(wù)器;
4、配合驗證人員完成模塊驗證;
5、配合fpga開(kāi)發(fā)人員完成fpga驗證;
6、負責與測試人員和客戶(hù)溝通相關(guān)開(kāi)發(fā)需求和功能;
7、每周提交周報到經(jīng)理和所在項目的pm和pl;
8、完成上級布置的其它工作。
崗位要求:
1、應知應會(huì ):代碼設計規范、代碼編碼規范、代碼發(fā)布流程
2、專(zhuān)業(yè)技能:
熟練掌握verilog hdl語(yǔ)言;
熟練掌握數字電路設計流程及方法;
對邏輯綜合、時(shí)序收斂、形式驗證等數字前端設計方法有一定了解;
對fpga實(shí)現有一定的了解;
熟悉perl、python、shell、tcl等腳本語(yǔ)言;
對密碼算法有一定的了解;
具有一定的`技術(shù)文檔編寫(xiě)能力,能獨立編制模塊的用戶(hù)手冊、集成手冊等。
3、工具使用:
熟練使用dc、vcs、verdi等ic設計前端eda工具;
熟練使用版本管理軟件(git、svn等);
熟練使用office(word、excel、powerpoint)等各種辦公軟件。
4、具有較強的再學(xué)習能力;能熟練閱讀英文技術(shù)資料,能進(jìn)行英文書(shū)面和口語(yǔ)交流。
5、良好的語(yǔ)言、書(shū)面表達和溝通能力;主動(dòng)性和團隊協(xié)作意識。
【集成電路崗位職責】相關(guān)文章:
集成電路崗位職責10-19
集成電路崗位職責【經(jīng)典】10-19
【薦】集成電路崗位職責10-19
【實(shí)用】集成電路崗位職責14篇10-19
集成電路崗位職責(共14篇)10-19
集成電路實(shí)習報告通用12-31
集成電路訂購合同07-19
數字集成電路設計論文12-14