電路實(shí)驗總結通用
總結就是把一個(gè)時(shí)間段取得的成績(jì)、存在的問(wèn)題及得到的經(jīng)驗和教訓進(jìn)行一次全面系統的總結的書(shū)面材料,它可以使我們更有效率,讓我們來(lái)為自己寫(xiě)一份總結吧?偨Y怎么寫(xiě)才不會(huì )千篇一律呢?以下是小編幫大家整理的電路實(shí)驗總結通用,僅供參考,希望能夠幫助到大家。
本周主要進(jìn)行電工實(shí)驗設計和指導,經(jīng)過(guò)一周時(shí)間,我們在輔導老師和辛勤幫助指導之下,完成了這次的實(shí)驗任務(wù),本次實(shí)驗設計一共進(jìn)行了四項,在進(jìn)行實(shí)驗之前,一定要把課本先復習掌握一下,以方便實(shí)驗的經(jīng)行和設計。我分別設計了對戴維南定理的驗證試驗,基本放大電路的實(shí)驗,邏輯電路四人表決器的設計實(shí)驗和六進(jìn)制電路的設計實(shí)驗,首先,在進(jìn)行戴維南定理實(shí)驗設計的時(shí)候,經(jīng)過(guò)自己的資料查找和反復設計,排除實(shí)驗過(guò)程中遇到的一些困難,最終圓滿(mǎn)的完成了實(shí)驗任務(wù)及要求,在進(jìn)行放大電路設計時(shí)就遇到了一定困難,也許是由于這些實(shí)驗是電工教學(xué)中下冊?xún)热,在知識方面掌握還是不夠,所以遇到了較多困難,通過(guò)老師指導和同學(xué)的幫助,一步一步進(jìn)行改進(jìn)和設計,在設計過(guò)程中也學(xué)到了許多放大電路的知識,更加深入的體會(huì )到有關(guān)放大電路的基本原理。設計6進(jìn)制的時(shí)候要了解芯片的作用,懂得該芯片的原理,最后設計的就是邏輯電路實(shí)驗,每個(gè)實(shí)驗的設計都經(jīng)歷許多的挫折,產(chǎn)生許多的問(wèn)題,我們在出現的問(wèn)題上對實(shí)驗設計進(jìn)行一步步的修改,這樣還幫助我們弄懂了很多的問(wèn)題。
實(shí)驗過(guò)程中,從發(fā)現問(wèn)題到解決問(wèn)題,無(wú)不讓我們更加明白和學(xué)習到電工知識的不足,讓我們更加深入透徹的學(xué)習掌握這些知識,我認為,這次的實(shí)驗不僅僅更加深入的學(xué)習到了電工知識,還培養了自己獨立思考,動(dòng)手操作的能力,并且我們學(xué)習到了很多學(xué)習的方法,這些都是今后寶貴的財富。通過(guò)電工實(shí)驗設計,從理論到實(shí)際,雖然更多的是幸苦,但是學(xué)完之后,會(huì )發(fā)現我們收獲的真的很多,所以這些付出都是值得的。
本次實(shí)驗我們還利用了EWB軟件繪圖,這是一項十分有作用的軟件,我們電工學(xué)學(xué)習此軟件對今后學(xué)習幫助十分重大,所以這也是一項重大的收獲。本次實(shí)驗花了我較多時(shí)間,但是又由于實(shí)驗周與考試安排較近,所以做的又有一定的匆忙性,實(shí)驗設計上的缺陷還是很明顯的,所以經(jīng)過(guò)了老師和同學(xué)的批評指正,十分感激大家的幫助,我想這次的實(shí)驗設計所收獲的點(diǎn)點(diǎn)滴滴,今后一定能對我們起到重要的幫助!
【電路實(shí)驗總結】相關(guān)文章:
電路實(shí)驗總結09-21
電路實(shí)驗總結與心得12-16
動(dòng)態(tài)電路的實(shí)驗心得12-30
電路實(shí)驗報告11-09
大學(xué)電路實(shí)驗報告12-11
電路實(shí)驗報告(10篇)11-09
電路實(shí)驗報告(8篇)03-31
電路實(shí)驗報告8篇01-30