電路實(shí)訓心得體會(huì )3篇
當我們備受啟迪時(shí),就很有必要寫(xiě)一篇心得體會(huì ),這樣可以幫助我們總結以往思想、工作和學(xué)習。那么心得體會(huì )怎么寫(xiě)才能感染讀者呢?以下是小編為大家整理的電路實(shí)訓心得體會(huì ),供大家參考借鑒,希望可以幫助到有需要的朋友。
電路實(shí)訓心得體會(huì )1
不過(guò),好在我不是一個(gè)人在戰斗,在我們20xx級電氣10班所有同學(xué)的相互幫助和相互鼓勵下,我們克服了許多困難,也解決了不少問(wèn)題。
從這前后加起來(lái)相當于9天的電工電子實(shí)習中,我所學(xué)到和收獲的,不僅僅是收音機的工作原理和架構組成,還有如何分析處理解決問(wèn)題的方法和能力,當然,我所在的班級也在這次的實(shí)習過(guò)程中也變得更加團結和友愛(ài)了。
在整個(gè)實(shí)習過(guò)程中,我感受頗深,從簡(jiǎn)單的焊接,到最后復雜的組裝,使我從中了解到學(xué)習和實(shí)踐是相互統一和相互依存的,少了哪一樣,都不可能成功做好一個(gè)收音機。
課程雖然結束了,但學(xué)海無(wú)涯,知識的海洋浩瀚無(wú)邊,我需要學(xué)習的還有很多。
電子原件的魅力才在我的世界剛剛開(kāi)始,只有繼續以電子實(shí)習的感受和經(jīng)驗為基礎,漸漸學(xué)習總結下去,才能使自己得到更多的提高
對于這次實(shí)習,我獲得的心得體會(huì )大致總結如下:
1、我對電子技術(shù)有了更直接的認識,對放大和整流電路也有了更全面的了解,雖然曾經(jīng)也自己拆裝過(guò)簡(jiǎn)單的'單管收音機,但與這次的相比,無(wú)論從原理還是實(shí)際操作上來(lái)講都是不能相比的。
2、對焊接程序也有了更清晰的認識,也更熟悉了焊接的方法技巧。
3、對問(wèn)題的分析處理能力有了很大的進(jìn)步,由于一開(kāi)始的盲目行動(dòng),我犯了很多低級的錯誤,比如一開(kāi)始居然把元件焊在了印制板的反面,先焊了集成塊等等。
隨著(zhù)實(shí)習的進(jìn)行,我深刻體會(huì )到了事前分析規劃的重要性,相信這是沒(méi)有進(jìn)行過(guò)這種實(shí)踐活動(dòng)的人所體會(huì )不到的。
4、對電子產(chǎn)品的調試糾錯有了更多的經(jīng)驗。
我的收音機制作真的可謂命途多舛,從第一次接通電源它一點(diǎn)反應都沒(méi)有,到最后可以收聽(tīng)多個(gè)頻道的廣播,我進(jìn)行了多天的調試和糾錯,在仔細檢查每一個(gè)焊點(diǎn),分析電路板的接線(xiàn)后,最終才完美解決了問(wèn)題。
5、對團隊合作的意識培養起到了很大的幫助,雖然抓烙鐵的是一只手,可是后面有許多個(gè)頭腦在指揮和支持著(zhù),大家一起分析電路圖,一起解決我們面前的每一個(gè)難題。
也使班上同學(xué)之間的友誼更加深刻,班級更加團結了!
電路實(shí)訓心得體會(huì )2
數字電路又可稱(chēng)為邏輯電路,通過(guò)與(&;),或(>=1),非(o),異或(=1),同或(=)等門(mén)電路來(lái)實(shí)現邏輯。
邏輯電路又可分為組合邏輯電路和時(shí)序邏輯電路。組合邏輯電路是指在某一時(shí)刻的輸出狀態(tài)僅僅取決于在該時(shí)刻的輸入狀態(tài),而與電路過(guò)去的狀態(tài)無(wú)關(guān)。
TTL和CMOS電路:TTL是晶體管輸入晶體管輸出邏輯的縮寫(xiě),它用的電源為5V。CMOS電路是由PMOS管和NMOS管(源極一般接地)組合而成,電源電壓范圍較廣,從1。2V—18V都可以。
CMOS的推挽輸出:輸出高電平時(shí)N管截止,P管導通;輸出低電平時(shí)N管導通,P管截止。輸出電阻小,因此驅動(dòng)能力強。
CMOS門(mén)的漏極開(kāi)路式:去掉P管,輸出端可以直接接在一起實(shí)現線(xiàn)與功能。如果用CMOS管直接接在一起,那么當一個(gè)輸出高電平,一個(gè)輸出低電平時(shí),P管和N管同時(shí)導通,電流很大,可能燒毀管子。單一的管子導通,只是溝道的導通,電流小,如果兩個(gè)管子都導通,則形成電流回路,電流大。
輸入輸出高阻:在P1和N1管的漏極再加一個(gè)P2管和N2管,,當要配置成高阻時(shí),使得P2和N2管都不導通,從而實(shí)現高阻狀態(tài)。
靜態(tài)電流:輸入無(wú)狀態(tài)反轉(高低電平變換)情況下的電流。
動(dòng)態(tài)電流:電路在邏輯狀態(tài)切換過(guò)程中產(chǎn)生的功耗,包括瞬間導通功耗和負載電容充放電功耗兩部分。門(mén)電路的上升邊沿和下降邊沿是不可避免的,因此在輸入電壓由高到低或由低變高的過(guò)程中到達Vt附近時(shí),兩管同時(shí)導通產(chǎn)生尖峰電流。該損耗取決于輸入波形的好壞(CMOS工藝),電源電壓的大小和輸入信號的重復頻率。電路的負載電容的'充放電也是很大的一部分。
ESD保護:Electro—Staticdischarge, 靜電放電。
輸入輸出緩沖器:是緩沖器,不是緩存器,就是一個(gè)CMOS門(mén)電路。輸入緩沖器的作用主要是1,TTL/CMOS電平轉換接口;2,過(guò)濾外部輸入信號噪聲。輸出緩沖器的作用是增加驅動(dòng)能力。
配成輸入模式不一定比輸出模式更省電:輸入模式時(shí)輸入緩沖器會(huì )打開(kāi),而輸出模式時(shí)輸出緩沖器會(huì )打開(kāi)。
TESEO上GPIO數據寄存器讀寫(xiě)的注意點(diǎn):
配置成普通GPIO時(shí),如果配置成輸出口,那么寫(xiě)數據寄存器會(huì )直接輸出該電平,讀數據寄存器實(shí)際就是讀鎖存器中最后一次被寫(xiě)入的值。如果被配置成輸入口,并且上下拉使能的話(huà),那么寫(xiě)數據寄存器就是配置上下拉電阻,而讀數據寄存器就是讀輸入引腳的緩沖器,返回的是該引腳的當前電平狀況。有些平臺會(huì )有專(zhuān)門(mén)的狀態(tài)寄存器,無(wú)論當前引腳被配置成輸入還是輸出,讀該專(zhuān)門(mén)的狀態(tài)寄存器都返回該引腳的當前電平狀況。
引腳的BOOT state是指在上電重啟或硬重啟時(shí)引腳的狀態(tài),reset release之后的狀態(tài)為reset state,reset state和state有可能不一樣。TESEO的UART0_TX為boot1,該引腳的信號在上電重啟或硬重啟時(shí)會(huì )被鎖存,以備reset release時(shí)給default register map用。
IO的電源電壓配置:IO引腳歸屬于不同IOring,不同的IO ring可以被輸入不同的電壓。CPU在判決IO的邏輯電平時(shí)會(huì )和IO ring的電平(乘以高低電平的系數)作比較。
數字電路中的擺幅:輸入擺幅和輸出擺幅。輸入擺幅指的是最低輸入高電平和最高輸入低電平的差值,輸出擺幅指的是最低輸出高電平和最高輸出低電平之間的差值,TTL的擺幅偏小。
在時(shí)序邏輯電路里,如果輸入的時(shí)鐘停止,那么整個(gè)電路的功耗很低,原因是時(shí)序邏輯電路里的很多小單元的輸出是由時(shí)鐘驅動(dòng)的,時(shí)鐘停止,基本就是高阻態(tài)。如果將整個(gè)模塊的電斷了,那么就會(huì )更加省電。
串口通信電路,如果將其關(guān)掉,一般RX線(xiàn)上會(huì )是低電平,如果檢測到高電平,就會(huì )產(chǎn)生中斷,這個(gè)時(shí)候就可以重啟開(kāi)啟串口,但是第一個(gè)字節由于不在串口寄存器里面,因此,數據會(huì )丟失。
電路實(shí)訓心得體會(huì )3
經(jīng)過(guò)了一個(gè)學(xué)期的電路實(shí)驗課的學(xué)習,學(xué)到了很多的新東西,發(fā)現了自己在電路理論知識上面的不足,讓自己能夠真正的把點(diǎn)亮學(xué)通學(xué)透。
電路實(shí)驗,作為一門(mén)實(shí)實(shí)在在的實(shí)驗學(xué)科,是電路知識的基礎和依據。它可以幫助我們進(jìn)一步理解鞏固電路學(xué)的知識,激發(fā)我們對電路的學(xué)習興趣。
首先,在對所學(xué)的電路理論課而言,實(shí)驗給了我們一個(gè)很好的把理論應用到實(shí)踐的平臺,讓我們能夠很好的把書(shū)本知識轉化到實(shí)際能力,提高了對于理論知識的理解,認識和掌握。
其次,對于個(gè)人能力而言,實(shí)驗很好的解決了我們實(shí)踐能力不足且得不到很好鍛煉機會(huì )的矛盾,通過(guò)實(shí)驗,提高了自身的實(shí)踐能力和思考能力,并且能夠通過(guò)實(shí)驗很好解決自己對于理論的學(xué)習中存在的一些知識盲點(diǎn)。
對于團隊協(xié)作與待人處事方面,實(shí)驗讓我們懂得了團隊協(xié)作的重要性,教導我們以謙虛嚴謹的態(tài)度對待生活中的人與事,以認真負責的態(tài)度對待隊友,提高了班級的凝聚力和戰斗力,通過(guò)實(shí)驗的積極的討論,理性的爭辯,可以讓我們更加接近真理。
實(shí)驗中應注意的有幾點(diǎn)。
一,一定要先弄清楚原理,這樣在做實(shí)驗,才能做到心中有數,從而把實(shí)驗做好做細。一開(kāi)始,實(shí)驗比較簡(jiǎn)單,可能會(huì )不注重此方面,但當實(shí)驗到后期,需要思考和理解的東西增多,個(gè)人能力拓展的方面占一定比重時(shí),如果還是沒(méi)有很好的做好預習和遠離學(xué)習工作,那么實(shí)驗大部分會(huì )做的很不盡人意。
二,在養成習慣方面,一定要真正的做好實(shí)驗前的準備工作,把預習報告真正的學(xué)習研究過(guò),并進(jìn)行初步的實(shí)驗數據的估計和實(shí)驗步驟的演練,這樣才能在真正實(shí)驗中手到擒來(lái),做到了然于心。
不過(guò)說(shuō)實(shí)話(huà),在做試驗之前,我以為不會(huì )難做,就像以前做的.實(shí)驗一樣,操作應該不會(huì )很難,做完實(shí)驗之后兩下子就將實(shí)驗報告寫(xiě)完,直到做完幾次電路實(shí)驗后,我才知道其實(shí)并不容易做。它真的不像我想象中的那么簡(jiǎn)單,天真的以為自己把平時(shí)的理論課學(xué)好就可以很順利的完成實(shí)驗,事實(shí)證明我錯了。
在最后的綜合實(shí)驗中,我更是受益匪淺。我和同組同學(xué)做的是甲乙類(lèi)功率放大電路,因為次放大電路主要是模擬電子技術(shù)的范疇,而自己選修專(zhuān)業(yè)與此有很大的聯(lián)系,所以在做綜合實(shí)驗設計的時(shí)候,本著(zhù)實(shí)踐性,創(chuàng )新性,可行性和有一
意義性的原則,選擇了這個(gè)實(shí)驗。實(shí)驗本身的原理并不是很復雜,但那只針對有過(guò)相關(guān)學(xué)習的同學(xué),對于我這樣的初學(xué)者,對于實(shí)驗原理的掌握本身就是一個(gè)挑戰。通過(guò)翻閱有關(guān)書(shū)籍和查閱相關(guān)的資源,加深自己對功放的理解,通過(guò)EWB軟件的仿真,比較實(shí)驗數值與理論值之間的誤差,最終輸出正確而準確的波形和實(shí)驗數據。
總結:電路實(shí)驗最后給我留下的是:嚴謹以及求實(shí)。能做好的事就要把它做到最好,把生活工作學(xué)習當成是在雕刻一件藝術(shù)品,真正把心投入其中,最終命運會(huì )為你證明你的努力不會(huì )白費。
【電路實(shí)訓心得體會(huì )】相關(guān)文章:
電路實(shí)訓心得體會(huì )11-03
電路實(shí)訓心得體會(huì )09-18
照明電路實(shí)訓心得11-05
模擬電路實(shí)訓心得11-05
【熱門(mén)】電路實(shí)訓心得體會(huì )11-20