常見(jiàn)筆試題&面試題1

時(shí)間:2022-07-13 18:35:24 筆試 我要投稿
  • 相關(guān)推薦

常見(jiàn)筆試題&面試題1

發(fā)信人: Bono (You, too), 板面: Circuit

常見(jiàn)筆試題&面試題1

標 題: [轉載] 臺達的筆試題目

發(fā)信站: 飄渺水云間 (Wed Nov 15 13:06:06 2006), 站內信件 【 原文由 Bono 發(fā)表于 EE 討論區 】

本本和碩碩題目一樣的。

認真上諶老師課的同學(xué),第三、五題肯定不會(huì )錯。

 1.

----+

|

R1

|

+ +-----+

Vi | |

- | |

R2 C

| |

| |

----+-----+

R1=1k

R2=10k

C=1u

問(wèn)單位階越響應的終值和時(shí)間常數

2. VCC

|

R3

|

+-R2----+-----Vo

| |

| d

--R1--+-----g

+ s

Vi |

- GND

R1=1k

R2=2k

R3=10k

問(wèn)Vi上升至1V的時(shí)候,Vo的變化過(guò)程,以及Vo的增量

3.

環(huán)形磁芯上兩個(gè)繞組ab和cd,匝數1:1,同名端是ac,

全耦合。cd開(kāi)路測得ab電感為L(cháng)。

問(wèn)(1) bd短路,ac測電感是多少?

(2) bc短路,ad測電感是多少?

(3) cd短路,ab測電感是多少?

4.

同相積分電路的傳遞函數和零點(diǎn)。

5.

如何減小正激變換器變壓器損耗?

6.

已知反激變換器副邊二極管電流波形和輸出直流電流,

畫(huà)出電容電流波形。并求電容電流有效值。

7.

50V~60V -> 5V/10A 用什么拓撲效率最高?

8.用英文回答

(1)What is pF? What does pF indicate in AC/DC converters?

Which topology can be used to improve pF?

(2)What are the differences between Buck & Boost

converter? Describe the features.

(3)What is synchronized recitify? Why use it? --

See the stone set in your eyes

See the thorn twist in your side

I wait for you

Sleight of hand and twist of fate

On a bed of nails she makes me wait

And I wait without you, with or without you ※ 內容修改:Bono 于 Nov 15 13:05:13 修改本文內容[FROM: Bono]

※ 來(lái)源:飄渺水云間 freecity.cn[FROM: Bono]

--

※ 轉載:飄渺水云間 freecity.cn[FROM: Bono]

發(fā)信人: dongh (安皮兒), 板面: Circuit

標 題: [轉載] 常見(jiàn)筆試題(1)

發(fā)信站: 飄渺水云間 (Thu Nov 9 10:12:13 2006), 轉信 【 原文由 dongh 發(fā)表于 Work 討論區 】

外網(wǎng)找的: 模擬電路 1、 基爾霍夫定理的內容是什么?(仕蘭微電子) 基爾霍夫電流定律是一個(gè)電荷守恒定律,即在一個(gè)電路中流入一個(gè)節點(diǎn)的電荷與流出同一

個(gè) 節點(diǎn)的電荷相等. 基爾霍夫電壓定律是一個(gè)能量守恒定律,即在一個(gè)回路中回路電壓之和為零. 2、平板電容公式(C=εS/4πkd)。(未知) 3、最基本的如三極管曲線(xiàn)特性。(未知) 4、描述反饋電路的概念,列舉他們的應用。(仕蘭微電子) 5、負反饋種類(lèi)(電壓并聯(lián)反饋,電流串聯(lián)反饋,電壓串聯(lián)反饋和電流并聯(lián)反饋);負反

饋的優(yōu)點(diǎn)(降低放大器的增益靈敏度,改變輸入電阻和輸出電阻,改善放大器的線(xiàn)性和

非 線(xiàn)性失真,有效地擴展放大器的通頻帶,自動(dòng)調節作用)(未知) 6、放大電路的頻率補償的目的是什么,有哪些方法?(仕蘭微電子) 7、頻率響應,如:怎么才算是穩定的,如何改變頻響曲線(xiàn)的幾個(gè)方法。(未知) 8、給出一個(gè)查分運放,如何相位補償,并畫(huà)補償后的波特圖。(凹凸) 9、基本放大電路種類(lèi)(電壓放大器,電流放大器,互導放大器和互阻放大器),優(yōu)缺

點(diǎn) ,特別是廣泛采用差分結構的原因。(未知) 10、給出一差分電路,告訴其輸出電壓Y+和Y-,求共模分量和差模分量。(未知) 11、畫(huà)差放的兩個(gè)輸入管。(凹凸) 12、畫(huà)出由運放構成加法、減法、微分、積分運算的電路原理圖。并畫(huà)出一個(gè)晶體管級

的 運放電路。(仕蘭微電子) 13、用運算放大器組成一個(gè)10倍的放大器。(未知) 14、給出一個(gè)簡(jiǎn)單電路,讓你分析輸出電壓的特性(就是個(gè)積分電路),并求輸出端某

點(diǎn) 的 rise/fall時(shí)間。(Infineon筆試試題) 15、電阻R和電容C串聯(lián),輸入電壓為R和C之間的電壓,輸出電壓分別為C上電壓和R上電

壓 ,要求制這兩種電路輸入電壓的頻譜,判斷這兩種電路何為高通濾波器,何為低通濾波

器 。當RC<

帶 通、高通濾波器后的信號表示方式。(未知) 18、選擇電阻時(shí)要考慮什么?(東信筆試題) 19、在CMOS電路中,要有一個(gè)單管作為開(kāi)關(guān)管精確傳遞模擬低電平,這個(gè)單管你會(huì )用p管

還是N管,為什么?(仕蘭微電子) 20、給出多個(gè)mos管組成的電路求5個(gè)點(diǎn)的電壓。(Infineon筆試試題) 21、電壓源、電流源是集成電路中經(jīng)常用到的模塊,請畫(huà)出你知道的線(xiàn)路結構,簡(jiǎn)單描

述 其優(yōu)缺點(diǎn)。(仕蘭微電子) 22、畫(huà)電流偏置的產(chǎn)生電路,并解釋。(凹凸) 23、史密斯特電路,求回差電壓。(華為面試題) 24、晶體振蕩器,好像是給出振蕩頻率讓你求周期(應該是單片機的,12分之一周期....)

( 華為面試題) 25、LC正弦波振蕩器有哪幾種三點(diǎn)式振蕩電路,分別畫(huà)出其原理圖。(仕蘭微電子)

26、VCO是什么,什么參數(壓控振蕩器?) (華為面試題) 27、鎖相環(huán)有哪幾部分組成?(仕蘭微電子) 28、鎖相環(huán)電路組成,振蕩器(比如用D觸發(fā)器如何搭)。(未知) 29、求鎖相環(huán)的輸出頻率,給了一個(gè)鎖相環(huán)的結構圖。(未知) 30、如果公司做高頻電子的,可能還要RF知識,調頻,鑒頻鑒相之類(lèi),不一一列舉。(

未 知) 31、一電源和一段傳輸線(xiàn)相連(長(cháng)度為L(cháng),傳輸時(shí)間為T(mén)),畫(huà)出終端處波形,考慮傳輸線(xiàn)

無(wú)損耗。給出電源電壓波形圖,要求繪制終端波形圖。(未知) 32、微波電路的匹配電阻。(未知) 33、DAC和ADC的實(shí)現各有哪些方法?(仕蘭微電子) 34、A/D電路組成、工作原理。(未知) 35、實(shí)際工作所需要的一些技術(shù)知識(面試容易問(wèn)到)。如電路的低功耗,穩定,高速如

何 做到,調運放,布版圖注意的地方等等,一般會(huì )針對簡(jiǎn)歷上你所寫(xiě)做過(guò)的東西具體問(wèn),肯

定 會(huì )問(wèn)得很細(所以別把什么都寫(xiě)上,精通之類(lèi)的詞也別用太多了),這個(gè)東西各個(gè)人就

一樣了,不好說(shuō)什么了。(未知)

--

※ 來(lái)源:飄渺水云間 freecity.cn[FROM: dongh]

--

※ 轉載:飄渺水云間 freecity.cn[FROM: dongh] 發(fā)信人: dongh (安皮兒), 板面: Circuit

標 題: [轉載] 常見(jiàn)筆試題(2)

發(fā)信站: 飄渺水云間 (Thu Nov 9 10:12:21 2006), 轉信 【 原文由 dongh 發(fā)表于 Work 討論區 】

數字電路 1、同步電路和異步電路的區別是什么?(仕蘭微電子) 2、什么是同步邏輯和異步邏輯?(漢王筆試) 同步邏輯是時(shí)鐘之間有固定的因果關(guān)系。異步邏輯是各時(shí)鐘之間沒(méi)有固定的因果關(guān)系。

3、什么是"線(xiàn)與"邏輯,要實(shí)現它,在硬件特性上有什么具體要求?(漢王筆試) 線(xiàn)與邏輯是兩個(gè)輸出信號相連可以實(shí)現與的功能。在硬件上,要用oc門(mén)來(lái)實(shí)現,由于不

用 oc門(mén)可能使灌電流過(guò)大,而燒壞邏輯門(mén)。同時(shí)在輸出端口應加一個(gè)上拉電阻。 4、什么是Setup 和Holdup時(shí)間?(漢王筆試) 5、setup和holdup時(shí)間,區別.(南山之橋) 6、解釋setup time和hold time的定義和在時(shí)鐘信號延遲時(shí)的變化。(未知) 7、解釋setup和hold time violation,畫(huà)圖說(shuō)明,并說(shuō)明解決辦法。(威盛VIA2003.1

1. 06 上海筆試試題) Setup/hold time 是測試芯片對輸入信號和時(shí)鐘信號之間的時(shí)間要求。建立時(shí)間是指觸

發(fā) 器的時(shí)鐘信號上升沿到來(lái)以前,數據穩定不變的時(shí)間。輸入信號應提前時(shí)鐘上升沿(如

上 升沿有效)T時(shí)間到達芯片,這個(gè)T就是建立時(shí)間-Setup time.如不滿(mǎn)足setup time,這個(gè)

數 據就不能被這一時(shí)鐘打入觸發(fā)器,只有在下一個(gè)時(shí)鐘上升沿,數據才能被打入觸發(fā)器。

保 持時(shí)間是指觸發(fā)器的時(shí)鐘信號上升沿到來(lái)以后,數據穩定不變的時(shí)間。如果hold time

不 夠,數據同樣不能被打入觸發(fā)器.建立時(shí)間(Setup Time)和保持時(shí)間(Hold time)。建

立 時(shí)間是指在時(shí)鐘邊沿前,數據信號需要保持不變的時(shí)間。保持時(shí)間是指時(shí)鐘跳變邊沿后

數 據信號需要保持不變的時(shí)間。如果不滿(mǎn)足建立和保持時(shí)間的話(huà),那么DFF將不能正確地采

樣 到數據,將會(huì )出現 metastability的情況。如果數據信號在時(shí)鐘沿觸發(fā)前后持續的時(shí)間

均 超過(guò)建立和保持時(shí)間,那么超過(guò)量就分別被稱(chēng)為建立時(shí)間裕量和保持時(shí)間裕量。 8、說(shuō)說(shuō)對數字邏輯中的競爭和冒險的理解,并舉例說(shuō)明競爭和冒險怎樣消除。(仕蘭微

電子) 9、什么是競爭與冒險現象?怎樣判斷?如何消除?(漢王筆試) 在組合邏輯中,由于門(mén)的輸入信號通路中經(jīng)過(guò)了不同的延時(shí),導致到達該門(mén)的時(shí)間不一

致 叫競爭。產(chǎn)生毛刺叫冒險。如果布爾式中有相反的信號則可能產(chǎn)生競爭和冒險現象。解

決 方法:一是添加布爾式的消去項,二是在芯片外部加電容。 10、你知道那些常用邏輯電平?TTL與COMS電平可以直接互連嗎?(漢王筆試) 常用邏輯電平:12V,5V,3.3V;TTL和CMOS不可以直接互連,由于TTL是在0.3-3.6V之間

, 而CMOS則是有在12V的有在5V的。CMOS輸出接到TTL是可以直接互連。TTL接到CMOS需要在

輸 出端口加一上拉電阻接到5V或者12V。 11、如何解決亞穩態(tài)。(飛利浦-大唐筆試) 亞穩態(tài)是指觸發(fā)器無(wú)法在某個(gè)規定時(shí)間段內達到一個(gè)可確認的狀態(tài)。當一個(gè)觸發(fā)器進(jìn)入

亞 穩態(tài)時(shí),既無(wú)法預測該單元的輸出電平,也無(wú)法預測何時(shí)輸出才能穩定在某個(gè)正確的電

平 上。在這個(gè)穩定期間,觸發(fā)器輸出一些中間級電平,或者可能處于振蕩狀態(tài),并且這種

無(wú) 用的輸出電平可以沿信號通道上的各個(gè)觸發(fā)器級聯(lián)式傳播下去。 12、IC設計中同步復位與 異步復位的區別。(南山之橋) 13、MOORE 與 MEELEY狀態(tài)機的特征。(南山之橋) 14、多時(shí)域設計中,如何處理信

【常見(jiàn)筆試題&面試題1】相關(guān)文章:

行為面試題筆記107-11

華為全套面試題(基礎版)107-11

會(huì )計常見(jiàn)面試題07-10

c面試題08-04

華為面試題07-11

「MySQL」經(jīng)典面試題07-11

采購面試題07-11

面試題集錦07-11

Java面試題07-12

SQL面試題07-12

99久久精品免费看国产一区二区三区|baoyu135国产精品t|40分钟97精品国产最大网站|久久综合丝袜日本网|欧美videosdesexo肥婆